搜索


会员资源切换至【手机版】

切换本帖至【手机版】


开启左侧

电子设计套件 Xilinx.ISE.Design.Suite v13.2.MULTIPLATFORM[光盘镜像]

[复制链接]
发表于 2021-8-12 21:59:32 | 显示全部楼层 |阅读模式
下载备注说明:


  • 1.有些P2P资源共享较早,会出现无源或暂时无源的情况,如果您喜欢它,请耐心挂机等待。


  • 2. 有些磁力链接无法自动解析,比如:


    [url=magnet:?xt=urn:btih:E1346C46C3736056756E98D2EC22A383D7D2600F&dn=[www.books51.com]太阳之下_幸福北韩 Under.the.Sun.2015.DOCU.1080p.WEB-DL.AAC2.0.H264-FGT 4GB]点击下载[/url]



    可自行选择字符


    [url=


    红色为磁力地址


    ]点击下载


    之间的内容 (红色字符代表要复制的磁力链接代码,选择后点击CRTL+C 复制到下载工具中




  • 游客,本帖隐藏的内容需要积分高于 1 才可浏览,您当前积分为 0


    资源信息:



    中文名


    : 电子设计套件


    英文名


    : Xilinx.ISE.Design.Suite


    资源格式


    : 光盘镜像


    版本


    : v13.2.MULTIPLATFORM


    发行时间


    : 2011年


    制作发行


    : Xilinx


    语言


    : 英文


    概述


    :





    语言:英文 网址:http://www.xilinx.com/tools/designtools.htm 类别:电子设计套件 (from:china.xilinx) Xilinx ISE Design Suite 设计套件是面向 Virtex -6 和 Spartan -6 FPGA 系列并针对生产力精心优化的工具套件,在降低功耗与成本方面取得了突破性进展。作为业界唯一一款特定领域的设计套件,赛灵思最新版本的发布, 是这一行业屡获殊荣的软件不断发展和演进的又一重要一步,它将进一步提高设计生产力和系统性能,使逻辑、嵌入式、数字信号处理 (DSP) 和系统设计人员能够更轻松地推出更复杂的创新型可编程电子产品,从而加速产品上市进程并提升产品质量。 ISE DESIGN SUITE 的主要优势 针对 VIRTEX -6 和 SPARTAN -6 FPGA: ● 利用自动时钟门控技术将动态功耗降低30%之多 ● 利用第四代部分重配置设计流程降低系统成本 ● PlanAhead - 面向逻辑设计人员的新款 RTL 到比特流设计流程 ● 利用 AXI4 接口实现即插即用式 FPGA 设计 ISE Design Suite 13.2 可以使所有 7 系列 FPGA 产品的设计性能平均提高 7%。 ● 现在可以为最低功耗、最低成本的 Artix -7 FPGA 和 Virtex -7 XT 系列产品提供初始设计支持。 ● 通过内核生成器 (Core Generator),16 个新型和已改进的即插即用 IP 核可提供 AXI 互连,并改进尺寸和性能。 ● PlanAhead 提供了简化的设计和分析,其中包括对 Virtex-7 和 Kintex -7 FPGA 的部分重配置支持 ● 帮助 Base System Builder 新手缩短了 Embedded Edition 的开发时间,从而加快了尺寸或性能优化的设计的开发,其中包括对双MicroBlaze AXI 嵌入式 系统的支持 2011 年 7 月 7 日,中国北京——全球可编程平台领导厂商赛灵思公司(Xilinx,Inc. (NASDAQ:XLNX))今天宣布推出最新版 ISE 13.2 设计套件,为28nm 7系列产品,包括将于近期面世的Virtex-7 VX485T提供支持。同时,最新版本的ISE设计套件将采用堆迭硅片互联技术构建的业界最高密度的 Virtex -7 2000T 器件的设计性能提高了 25%。最新版 ISE 软件还增强了PlanAhead 设计分析工具的功能,不仅为 Virtex-7 和 Kintex-7 提供部分重配置功能支持,而且其前端到后端综合项目管理环境提高了 Spartan -6 FPGA、Virtex-6 FPGA 以及所有三个 7 系列产品的设计效率,包括为低成本的 Artix-7 系列提供初期支持。 Xilinx introduced the ISE Design Suite software to enable breakthrough optimizations for power and cost with greater design productivity. For the first time, ISE design tools deliver 'intelligent' clock-gating technology that reduces dynamic power consumption by as much as 30 percent. The new suite also provides advances in timing-driven design reservation, AMBA 4 AXI4-complaint IP support for plug-and-play design, and an intuitive design flow with fourth-generation partial reconfiguration capabilities that lowers system cost for a broad range of high performance applications. With full production support for all Xilinx Virtex-6 and Spartan-6 FPGA families, the ISE release continues its evolution as the industry's only domain-specific design suite with interoperable design flows and tool configurations for logic, digital signal processing (DSP), embedded processing, and system-level design. In addition, Xilinx incorporated a number of software infrastructure and methodology enhancements that improve run time, streamline system integration, and expand IP interoperability across its latest generation device families and Targeted Design Platforms. Intelligent Automation for Power Optimization ISE Design Suite introduces the FPGA industry's first intelligent clock-gating technology with fully automated analysis and fine-grain (logic slice) optimization capabilities specifically developed to reduce the number of transitions, a primary contributing factor of dynamic power dissipation in digital designs. The technology works by analyzing designs using a series of unique algorithms to detect sequential elements... OS: Windows, Linux 32/64bit 代码 ░ ▀ ▌ ▌ ▒ ▌ ░ ▓ ▄▄▄▄▄▄ ▄ ▓ ▀ ░ ▒▓█▓▒ ░ ▐▒▒▒░░ ▌ ░ ░▓█▓░ ░ ▄ ▄▄ ▓ ▐▓▒▒▒░░░ ▌ ▓ ▄▄▄▄▄▀▒▀▄ ▄▀▒▒▀▄ ▒ ▐▓▓▒▒░░░░░ ▌ ░ ▄▀▒████ ▒▒▀▄▒ ▒▒█ ▐▓▓▒▒░░░░░ ▌ ░ ▄▀▒▒ ████ ▒░█ ▒░█ ░ ▐▓▒▒▒░░░ ▌ ▀ ░ ▒ ▓███ ░░███ ░█ ▄ █ ▐▒▒▒░░ ▌ ░ ▄▄████████ ░██ ░░███░██▒▀▄ ▀▀▀▀▀ ▓ ▄▀▒ ▒██████████ ░██ ░███░░█ ▒░█▄▄ █ ▄▀▒▒ ▄██▄ ░▓▓▓▓█████ ░██ ░░██ ░█ ░█▒▀▄ ▌ ░ ░▓█ █▓░ ░ ▒▒ ▄▀▒▒▒▒▀▄▄ ░▓▓▓▓▓██ ▓█ ░██░░█ ░██▒▄▀ ▀ █ ▄▀▒ ▒ ▓▓▒▄▄▄ ░░░▓█ █ ▓██ ██ ░██▒█ ▓ ▄▀ █████████▓▓████ ▓ ▓████ ██▒▒█ ▀▄ ▄ ▀ ░ ▄▒ █▒▒▒▒▒▒▒▒█████▓██ ▓████ ░██▒██ ▒▄▀ ▌ ▄▒ █▒ ███ ██ █ ███▒▒██ ▒▄▀ ▀ ▄ ░ ▒ █▒ █████ ░▌▐ ███▒███ ▒▒█ █▒ ▓█ ███▐██ █▓▓▓██ ░░██ ▀▄ ▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄ ▄██ ███ ██▓▓ ▓▓████░░██ ▒▒▒▀ ▄░░░▒▒▒▓▓█████████▓▓▓▓█ ▄ ███▌ ██ ▓█ ▓ ████░░░░██ ▒▄▄▀ █ ▄ ░░▒▒▓▓▓███████████████ █ █ ██ ██ ██▀▄ ███████████ ▒█░ ▀▄ ▌ ░░█████████████████████████▓ █ █ █▓███ █▓▌█ ▀▄▄▄▄▄▄▄▄▄▄▄▄█ ▄▀ ████████████████████████████████ ████▓██▓ ██▓███▓ ▄▀ ▌ ▓██████████████████████████████████▒█▓▓██▓▓ █▓ ████░░░░░░░█▀▀▀ ▌ ██████████████████████████▓▓▓█████ ▓▓▓███▓░ ██▓▓ ██▀▀▀▀▀▀▀ ▒▒ ▌ ░░░████████████████████████▓▓▒▒░████ ███▓░ █ █▓▓ ▒▒▄▀ ▌ ░░ ░▒▒▒▒██████████████████████▒▒░ ░██▓ ░██░░ ████▓▓▓░░░░░░▒▄▀ ▀ ▐ ▒████░▒▒▒▒▓▓▓▓▓██████████████▒▒██████░░░██░▐ ███░░░░ ████████▄▒▀ ▐ █████████████████████████████▒▒░░████ ░░▐ █████░░▒▒▒▒▒░▒▄▄▀ ▐ ░███████████████████████████▓▒▒░░ ████░ ░ ▐░░░█████████▄▀ ▌ ░░▒▒▒█████████████████████████▓▒▒░░░████ ▀▄ ▌ ░░░░▒▒░▒██████████████████████▒█▓▒▒ ░░██████ █ ▀▄ ▌ ██ ░░▒▒░ ▒█████████████████████████▓▒▒░ ░░░████ ▓█ ▀▀ ████░ ▓▓█████████████████████████████▒▒░ ░░░█████▓▐ ▀ ▌█████████████████████████████████████░░░ ░ ██▓▓ ░ ▌ ░ ▌ █████████████████████████████████████ ▐ ▌▒▒▒▒█████████████████████████████████████ ▀ ░ ▀ ▌▒▓▓▒░░░████████████▓▓████████████████████████▓▒ ▐ ▓ ▌██▓▓▒▒░░ ██████████▓▒██████████████████████████ ▓▓ ▀ ▌▌███▓▒▒░░░ ████████▓▒██████████████████▓███████▓▓▓▐ ░ ░▓▌█▐▓░ ░ ▌ ██████░ █████▓▒▒▒███████████████████░████ ▄ ░ ▌ ███████░░░ █░██▓▓ ▒ █████████████████████ ▐ ▓ ░ ▌░░ ████████░ ████▒▒ ████████████▓░██▓▓▓▓▓ ▀ ░ ▌░░ ███████░░░ █████ ██████████ ▓▓▓▐ ░ ░ ▌░░ ████████░░ █████ ▓███████░ ░ ▒▀ █ ▌░░ ███████████░░░ █████ ███▓▓▐ ▓ ▓ ▄░░░ ██████████░░░░░░░ █████████ ░ ▓█▓ ░ ▄▄▄ ▌ ▄█░░░ ██ █████████████░ █▓▓▓▐ ▓ ▐▓▒▒▌ ▄█░ ███ █████████████░░ ▐▓▓▒▒░▌ ▄▓█▒ ████ █████████▓▓▓▓▓▓░░░░ ▐ ░ ░░ ▒▓▐▓▒▒░░▌▓▒ ░░ ▀ ▄ ▓██ ████ ░███▓▓▓░ ▐ ▐▓▒░░ ▌ ▄ ▄▄▒██▒ ███████ ███▐▄ ▌ ▐▓░ ▌ ▄▄▄▄██▒░ █ ▄ █ ▀▀▀ ▄ ▄▄ ▄ ▄ ▄ ▄ ▓ ▌ ▄ ▒ ▌ ▄ ▄ ▌ ░ ▌ ▌ ▄ ░ ▌ ▄ ▄ ▄ ▌ ▓█ ▄ ▓███████ ▓███ ▓████ █████ ▓███████████ ▓████ ▓██████ ▓███ ▄ ███ ▓███████████▓████ ██ ▓████ ████ ▓█████ ▌ ▓▓████ ▓████▓█████ ▓████ ██▓███ ▌ ██ ▓██ ▄ ███ ▄ ▓██ ▓█ ▓████ ▓████ ▄ ▓██ ▌ █▓███ ▄ ██ ▓████ ███ ▓█ ▓██ ▓████ ▓███████ ▓███ ████▓███ ███ ▓███████████ ▓██ ▓███ ▓████ ▄▄▄ █████ ▓█████████ ▓████████████ ▓███ ███ ▓████████ ▓███ ▓█████ ▓████ ▓████ ▓███ ████ ▓████████ ▓███ ███▐████ ▓██ ▓███ ▓██ ▓█████ ▓█████ ▓████ ▓███ ▓███ ▓███ ███▐████▓▓▓█ ▓███ ▓███ ▓██ █ ▓████ ▓███ ▓████ ▓█████ ▓████ ███ ████▓███ ▓████ ▓███ ██ ▓██ ▓███ ▓████ ▄ ▓█████████ ▓█████ ███ ██ ▓█████ ▓█████▓█████████ ▓██████ ▓█████ ████ ▄ ▌ ▌ ▌ ▄ ▄ ▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄ █ ░░▒▓▌ ░░░░░▒▒▒▒▒▓▓▓▓▓ THE SPYRAL GALAXY ▓▓▓▓▓▒▒▒▒▒░░░░░ ▐▓▒░░ █ █ ░░▒▓▌▀▀▀▀▀▀▀▀▀▀▀▀▀▀▀▀▀▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▄▀▀▀▀▀▀▀▀▀▀▀▀▀▀▀▀▀▐▓▒░░ █ █░░▒▓▌ ▐▓▒░░█ █░▒▓▌ [ PROUDLY PRESENTS ] ▐▓▒░█ █▒▓▌ ▐▓▒█ █▓▌ ▐▓█ █▓▌ ▐▓█ █▒▌ █████████████████████████████████████████████████ ▐▒█ █▒▌ ▄▄▄▄░▓ ▄░▓▄░▓▄░▓▄░▓▄░▓▄ ░▓█▐▌█▓░ ▄▓░▄ ▓▄ ▓▄ ▓▄ ▓▄ ▓▄ ▓▄▄▄▄ ▐▒█ █░▌ ░░░▒▒█▌▒▒▒▌▄░▓▄░▓▄░▓▄░▓▄░▓▄░▓▄░▓█▒▒█▓░▄▓░▄▓░▄▓░▄▓░▄▓░▄▓░▄▓░▐▒▒▒▐█▒▒░░░ ▐░█ █░▌ ░░░▒▒█▌▒▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀▒▐█▒▒░░░ ▐░█ ▄▄▄▄▄▄▄▄▄▄▄▌▒▌ ▐▒▐▄▄▄▄▄▄▄▄▄▄▄ █▓▓▓▒▒▒▒░░█▌▒▌ ISE Design Suite v13.2 System Edition ▐▒▐█░░▒▒▒▒▓▓▓█ █▒▒▒▒░░░▒▒█▌▒▌ (c) Xilinx Inc. ▐▒▐█▒▒░░░▒▒▒▒█ █░▌ ░░░▒▒█▌▒▄▄ ▄▄▒▐█▒▒░░░ ▐░█ █░▌ ░░░▒▒█▌▒▒▒▌ ▐▒▒▒▐█▒▒░░░ ▐░█ █░▌ ▀▀▀▀ ▀▀▀▀ ▐░█ █░▌ ▐░█ █░▌ Type ..... : FPGA ▐░█ █░▌ Date ..... : 08/2011 ▐░█ █░▌ Size ..... : 59x100MB ▐░█ █░▌ OS ....... : Windows, Linux 32/64bit ▐░█ █░▌ ▐░█ █░▌ ▐░█ █░▌ ▐░█ █░▌ █████████████████████████████████████████████████ ▐░█ █░▌ ▄▄▄▄░▓ ▄░▓▄░▓▄░▓▄░▓▄░▓▄ ░▓█▐▌█▓░ ▄▓░▄ ▓▄ ▓▄ ▓▄ ▓▄ ▓▄ ▓▄▄▄▄ ▐░█ █░▌ ░░░▒▒█▌▒▒▒▌▄░▓▄░▓▄░▓▄░▓▄░▓▄░▓▄░▓█▒▒█▓░▄▓░▄▓░▄▓░▄▓░▄▓░▄▓░▄▓░▐▒▒▒▐█▒▒░░░ ▐░█ █░▌ ░░░▒▒█▌▒▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀▒▐█▒▒░░░ ▐░█ ▄▄▄▄▄▄▄▄▄▄▄▌▒▌ ▐▒▐▄▄▄▄▄▄▄▄▄▄▄ █▓▓▓▒▒▒▒░░█▌▒▌ ▐▒▐█░░▒▒▒▒▓▓▓█ █▒▒▒▒░░░▒▒█▌▒▌ ▐▒▐█▒▒░░░░▒▒▒█ █░▌ ░░░▒▒█▌▒▄▄──────────────────────────────────────────────────▄▄▒▐█▒▒░░░░ ▐░█ █░▌ ░░░▒▒█▌▒▒▒████████████▓░ [ RELEASE NOTES ] ░▓████████████▒▒▒▐█▒▒░░░░ ▐░█ █░▌ ▀▀▀▀──────────────────────────────────────────────────▀▀▀▀ ▐░█ █░▌ ▐░█ Xilinx introduced the ISE Design Suite software to enable breakthrough optimizations for power and cost with greater design productivity. For the first time, ISE design tools deliver 'intelligent' clock–gating technology that reduces dynamic power consumption by as much as 30 percent. The new suite also provides advances in timing–driven design preservation, AMBA 4 AXI4–complaint IP support for plug–and–play design, and an intuitive design flow with fourth–generation partial reconfiguration capabilities that lowers system cost for a broad range of high performance applications. With full production support for all Xilinx Virtex–6 and Spartan–6 FPGA families, the ISE release continues its evolution as the industry's only domain–specific design suite with interoperable design flows and tool configurations for logic, digital signal processing (DSP), embedded processing, and system–level design. In addition, Xilinx incorporated a number of software infrastructure and methodology enhancements that improve run time, streamline system integration, and expand IP interoperability across its latest generation device families and Targeted Design Platforms. Intelligent Automation for Power Optimization ISE Design Suite introduces the FPGA industry's first intelligent clock–gating technology with fully automated analysis and fine–grain (logic slice) optimization capabilities specifically developed to reduce the number of transitions, a primary contributing factor of dynamic power dissipation in digital designs. The technology works by analyzing designs using a series of unique algorithms to detect sequential elements... http://www.xilinx.com/tools/designtools.htm █░▌ ▐░█ █░▌ █████████████████████████████████████████████████ ▐░█ █░▌ ▄▄▄▄░▓ ▄░▓▄░▓▄░▓▄░▓▄░▓▄ ░▓█▐▌█▓░ ▄▓░▄ ▓▄ ▓▄ ▓▄ ▓▄ ▓▄ ▓▄▄▄▄ ▐░█ █░▌ ░░░▒▒█▌▒▒▒▌▄░▓▄░▓▄░▓▄░▓▄░▓▄░▓▄░▓█▒▒█▓░▄▓░▄▓░▄▓░▄▓░▄▓░▄▓░▄▓░▐▒▒▒▐█▒▒░░░ ▐░█ █░▌ ░░░▒▒█▌▒▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀ ▀▀▒▐█▒▒░░░ ▐░█ ▄▄▄▄▄▄▄▄▄▄▄▌▒▌ ▐▒▐▄▄▄▄▄▄▄▄▄▄▄ █▓▓▓▒▒▒▒░░█▌▒▌ ▐▒▐█░░▒▒▒▒▓▓▓█ █▒▒▒▒░░░▒▒█▌▒▌ ▐▒▐█▒▒░░░░▒▒▒█ █░▌ ░░░▒▒█▌▒▄▄──────────────────────────────────────────────────▄▄▒▐█▒▒░░░░ ▐░█ █░▌ ░░░▒▒█▌▒▒▒████████████▓░ [ INSTALLATION ] ░▓████████████▒▒▒▐█▒▒░░░░ ▐░█ █░▌ ▀▀▀▀──────────────────────────────────────────────────▀▀▀▀ ▐░█ █░▌ ▐░█ █░▌ Unrar, burn/mount. Check /SPYRAL ▐░█ █░▌ ▐░█ █░────────────────────────────────────────────────────────────────────────────░█ █░░░▓████████████▓░ [ Locked in a gravitational spin ] ░▓████████████▓░░░▒█ █▒────────────────────────────────────────────────────────────────────────────▒█ █▒▌ ███████████████████▌▌▌▌▌▌▌▌▌███████████████████ ▐▒█ █▓▌ ▐▓▓▓▓▓▓▓▓▓▓▓▓▓▓▓▓▓▌█████████▐▓▓▓▓▓▓▓▓▓▓▓▓▓▓▓▓▓▌ ▐▓█ █▓▌ ▐▓▓░ ░▒▓▀▀▀▀▀▀▀▀▀▀██▓▓▒░█░▒▓▓██▀▀▀▀▀▀▀▀▀▀▓▒░ ░▓▓▌ ▐▓█ █▒▓▌ ▐▓▓░ ░▒▓▀█ █ █ █ █▌▒▒▒▒▒▐▓▐▒▒▒▒▒▐█ █ █ █ █▀▓▒░ ░▓▓▌ ▐▓▒█ █░▒▓▌ ▐▓▓░ ░▒▓▀░░░░░░░░░▌▒▒▒▒▒▐▓▓▓▐▒▒▒▒▒▐░░░░░░░░░▀▓▒░ ░▓▓▌ ▐▓▒░█ █░░▒▓▌ ▐▓▓░ ░▒▓▀█████████▌▓▓▓▓▓▐▒▒▒▒▒▐▓▓▓▓▓▐█████████▀▓▒░ ░▓▓▌ ▐▓▒░░█ █ ░░▒▓▌ ▐▓▓░ ░▒▓▀▓▓▓▓▓▓▓▓▓▌▓▓▓▓▓▐▒▒▒▒▒▒▒▐▓▓▓▓▓▐▓▓▓▓▓▓▓▓▓▀▓▒░ ░▓▓▌ ▐▓▒░░ █ █ ░░▒▓▌ ▐▓▓░ ░▒▓▀░░░░░░░░░▌█████▐░░░░░░░░░ █████▐░░░░░░░░░▀▓▒░ ░▓▓▌ ▐▓▒░░ █ █████████████████▓▓▓▓▒▒▒▒░░░░ ascii by: PushX2WiN ░░░░▒▒▒▒▓▓▓▓██████████████████ ████████████████████████████████████████████████████████████████████████████████ ████████████████████████████████████████████████████████████████████████████████ 下载链接来自TLF 未经过安装测试与安全检测,使用者后果自负与本论坛无关 软体版权归原作者及其公司所有,如果你喜欢,请购买正版

    主题推广




    回复

    使用道具 举报

    您需要登录后才可以回帖 登录 | 立即注册

    本版积分规则

    切换至【手机版】| 主站| Archiver|

    JS of wanmeiff.com and vcpic.com Please keep this copyright information, respect of, thank you!JS of wanmeiff.com and vcpic.com Please keep this copyright information, respect of, thank you!

    |网站地图

    GMT+8, 2026-4-2 02:50 , Processed in 0.863493 second(s), 69 queries .

     

    快速回复 返回顶部 返回列表